La liaison Picaxe-Minitel est du type TTL-TTL.
De trés nombreux exemples d' interfaçage sont proposés dans le manuel3 ( Darlington, CI 28003, ... ). Tout est dit.
Mais qu' en est-il des circuits des puces elles-même dont je n' ai trouvé que la seule limitation est 20 mA par patte ( sink or seek ) avec un max de 90 mA par puce : vrai TTL, avec ou sans R de rappel, collecteur ouvert, ... toutes identiques ? ).
J' ai étudié ce que j" appelle 'l affectation et l' interrogation des lignes d' E/S' suivant les conseils de PieM ( #105 et 106 ).
C' est clair.
Plus loin je trouve :
la variable ' pins ' placée à droite d' un assignement renvoie l' état des entrées ( let b1=pinsB ).
Cela veut-il dire que sur un port panaché comme ci-dessus par dirsC, le tri sera fait automatiquement en ne gardant que les entrée et ignorant les sorties ?
De trés nombreux exemples d' interfaçage sont proposés dans le manuel3 ( Darlington, CI 28003, ... ). Tout est dit.
Mais qu' en est-il des circuits des puces elles-même dont je n' ai trouvé que la seule limitation est 20 mA par patte ( sink or seek ) avec un max de 90 mA par puce : vrai TTL, avec ou sans R de rappel, collecteur ouvert, ... toutes identiques ? ).
J' ai étudié ce que j" appelle 'l affectation et l' interrogation des lignes d' E/S' suivant les conseils de PieM ( #105 et 106 ).
.Pour ce qui est de la commande dirs, dirsC= % 00000101 va configurer C.0 et C.2 en tant que sortie, et les autres en tant qu'entrées...
C' est clair.
Plus loin je trouve :
la variable ' pins ' placée à droite d' un assignement renvoie l' état des entrées ( let b1=pinsB ).
Cela veut-il dire que sur un port panaché comme ci-dessus par dirsC, le tri sera fait automatiquement en ne gardant que les entrée et ignorant les sorties ?